Marvell onthult netwerkadapter met 5nm-DPU, DDR5 en PCIe 5.0

9 reacties

Marvell heeft de Octeon 10 aangekondigd, een netwerkchip die is voorzien van de modernste technieken die de industrie momenteel te bieden heeft.

Hij wordt gericht op de servermarkt, en maakt gebruik van een data processing unit die op TSMC's 5nm-node gebakken wordt. Er zitten maximaal 36 Arm Neoverse N2-cpu-cores in. Naast deze chip vindt je op het ontwikkelaarsbord zeskanaals ddr5-5200, het gaat in totaal om maar liefst 16 GB en er is ondersteuning voor ecc. De Neoverse N2-cores hebben de grootste cacheconfiguratie, wat betekent dat er 64 kB L1-cache en 1 MB L2-cache per core in zit. De gedeelde L3-cache heeft grootte van 8 MB tot 72 MB.

De geïntegreerde ethernetswitch heeft ondersteuning voor 16 kanalen van elk 50 gigabit, en er is ook een configuratie waarbij snelheden van maximaal 400 gigabit mogelijk zijn. Hij is voorzien van een pcie 5.0 x8-connector. De instapchips dragen het kenmerk CN103XX en bieden tot acht N2-cores. Ze verbruiken 10 tot 25 watt en hebben daarvoor ondersteuning voor vier 50Gbit-poorten. Het tdp van het DPU400-topmodel loopt op tot 60 watt. Dat is flink minder dan het huidige Octeon TX2-vlaggenschip, dat (afhankelijk van de configuratie) 80 tot 120 watt verbruikt.

Ook hebben ze een geïntegreerde machine learning-engine, ten opzichte van de SW-producten behalen ze tot 100 keer betere scores. Het kan ingezet worden voor zaken als gevarendetectie, quality of service-metingen en beamforming-optimalisatie.

In SpecInt2006 haalt de cpu in het basismodel ten minste 275 punten, het DPU400-topmodel overstijgt 1200 punten. Marvell benadrukt dat deze benchmark nog steeds wordt gebruikt om een accuraat beeld te geven van wat voorgaande generaties precies bieden. De tape-out-fase heeft de netwerkchip al gehad, het is de verwachting dat de sampling-fase in de tweede helft van dit jaar zal starten.

Bron: Marvell

« Vorig bericht Volgend bericht »
0