MoePC: AMD Zen 5 ‘Strix Point’-APU’s gebruiken big.LITTLE-architectuur

16 reacties

Terwijl AMD’s Zen 3-processoren nog geen half jaar op de markt zijn, doen er volop geruchten de ronde over de volgende generaties Ryzen-chips. Zo is reeds opgedoken dat cpu’s en apu’s met de Zen 4-architectuur gebakken zullen worden op TSMC’s 5nm-proces en zowel pcie 5.0 als ddr5 zullen ondersteunen. Daarnaast zouden alle Ryzen 7000-sku’s geïntegreerde graphics aan boord hebben, aldus een verschenen gerucht.


De reeds opgedoken roadmap van Ryzen-processoren.

MoePC beweert dan weer meer te weten over Zen 5. Volgens de Chinese website zullen de Strix Point-apu’s op 3nm worden gebakken. Deze chips moeten deel uitmaken van de Ryzen 8000-reeks. Aangezien het om apu’s gaat, zullen ze vermoedelijk een G-achtervoegsel krijgen. Naar verluidt gaan deze processors een big.Little-configuratie gebruiken: dit wil zeggen dat er grotere kernen zijn voor het zware werk, maar ook kleinere, zuinigere cores voor lichte taken.

Het is inmiddels een publiek geheim dat de volgende generatie Intel Core-cpu’s gebaseerd is op het big.Little-principe. In de wandelgangen wordt beweerd dat het topmodel 8 sterke Golden Cove-cores mét hyperthreading combineert met 8 kleine Gracemont-kernen, wat een totaal van 24 threads moet opleveren. 


Volgens een interne roadmap zullen Alder Lake-processoren maximaal over 16 cores beschikken.

MoePC claimt dat de Strix Point-apu’s het gaan moeten doen met 8 grote cores en 4 kleine cores. Wie aan de slag wil gaan met een dergelijke chip zal wel nog even moeten wachten: de Zen 5-apu’s worden pas in 2024 verwacht. Aangezien deze serie nog in de kinderschoenen staat, neem je dit gerucht best met een stevig schepje zout. In augustus vorig jaar heeft AMD wel een patent ingediend, waaruit blijkt dat het rode kamp een big.Little-benadering niet volledig uitsluit. 

Bron: MoePC

« Vorig bericht Volgend bericht »
0
*