Toshiba onderzoekt PLC-NAND met vijf bits per cell

14 reacties

Toshiba en Western Digital onderzoeken de mogelijkheden om nand-flash te maken dat vijf bits per cell opslaat, genaamd plc-nand. Op dit moment heeft qlc-nand de hoogste datadichtheid door vier bits per cell op te slaan. Dit leidt tot lagere prijzen, maar heeft ook invloed op de prestaties.

Hoe groter het aantal bits per cell, hoe hoger de datadichtheid kan worden, wat betekent dat je meer opslag krijgt voor je geld. De nadelen zijn dat, hoe meer bits per cell opgeslagen worden, de prestaties verslechteren en het nand (veel) minder lang meegaat. Bij qlc-nand treedt dit al op, maar schijnbaar ziet Toshiba markt in nog een stapje verder.

Plc-nand staat voor penta level cell en zal vijf bits per cell op kunnen slaan. De eerste werkende prototypes zouden al gemaakt zijn door qlc-nand aan te passen, maar die zijn vermoedelijk niet representatief voor plc-nand dat eventueel in productie genomen zou worden. Als we de lijn van tlc naar qlc doortrekken dan zullen de prestaties met plc wederom afnemen, terwijl de capaciteit volgens WD zo'n 25% zou toenemen.

Daarbij is het maar de vraag of dit binnen afzienbare tijd op de markt komt. Elke cell moet met de techniek immers 32 (!) voltages kunnen opslaan, die ook nog eens uitgelezen moeten worden door een controller - die nog ontwikkeld moet worden.


Toshiba.


Western Digital.

Bron: Tom's Hardware

« Vorig bericht Volgend bericht »
0
*