TSMC legt 5nm ontwerp vast en publiceert ontwerpinfrastructuur

Door , bron: TSMC, AnandTech


TSMC heeft vandaag in een persbericht aangekondigt de ontwerparchitectuur voor 5nm af te hebben en met klanten te delen. Een select aantal 5nm chips is al in kleinschalige productie en laat significante performanceverbeteringen zien. Het Cortex-A72 ontwerp van Arm profiteerd bijvoorbeeld van 15% hogere kloksnelheden bij gelijk stroomverbruik en een 1,8x zo hoge transistordichtheid vergeleken met het huidige 7nm process.

Het bedrijf publiceert voor klanten Electronic Design Automation-hulpmiddelen en process design kits. Hierdoor kunnen klanten aan de slag om hun chipontwerpen te optimaliseren en testen op de nieuwe node, en vervolgens te certificeren. Onder andere Cadence en Synopsys zijn al bezig hun ontwerpen klaar te stomen voor TSMC's 5nm proces.

Wanneer de 5nm node in massaproductie moet gaan meldt het bedrijf niet, maar er gaan geruchten dat de Apple A14 in de tweede helft van 2020 op het proces gebaseerd is. De introductie van 7FF+, wat EUV gaat gebruiken, vindt in de tweede helft van dit jaar al plaats.

TSMC 16FF+
vs
20SOC
10FF
vs
16FF+
7FF
vs
16FF+
7FF
vs
10FF
7FF+
vs
7FF
5FF
vs
7FF
Power 60% 40% 60% <40% 10% 20%
Performance 40% 20% 30% ? same (?) 15%
Area Reduction none >50% 70% >37% ~17% 45%

Vergelijking van TSMC's nodes (Tabel: AnandTech)


Vandaag in het nieuws

*