Toshiba claimt 1000 schrijfcycli voor 3D QLC-NAND

13 reacties

Toshiba liet vorige week weten zijn eerste QLC-geheugenchips in ontwikkeling te hebben. Deze chips slaan 4 bits per cel op, meer dan de 3 bits van TLC en 2 van MLC die nu gebruikelijk zijn in NAND-geheugen. Vanaf heeft AnandTech echter laten weten een mail van Toshiba binnen te hebben waarin het bedrijf claimt dat de geheugencellen 1000 keer beschreven kunnen worden, wat opvallend veel is.

Bij de transitie van MLC naar TLC was de levensduur in eerste instantie een probleem, omdat TLC veel minder vaak herschreven kon worden. Nu is dit ondertussen flink verbeterd, maar nog steeds zit er een significant verschil tussen de levensduur van MLC en TLC. Het is dus zeer opvallend dat Toshiba's QLC nu 1000 schrijfcycli aan moet kunnen, dit is namelijk evenveel als het huidige TLC NAND.

Hoe meer bits per cel worden opgeslagen, hoe kleiner het verschil tussen de waardes in de geheugencel wordt. Bij elke schrijfactie beschadigen de beschreven cellen een klein beetje. Hierdoor kan er een kleine afwijking in de waarden van de cellen ontstaan. Hoe meer bits je per cel opslaat, hoe dichter de waarden bij elkaar liggen en hoe sneller je last gaat krijgen van afwijkende waardes.

Hoe Toshiba het voor elkaar heeft gekregen om een gelijk aantal schrijfcycli te halen als TLC-NAND is nog onbekend. Het kan zijn dat ze hun geheugencellen aangepast hebben of ze kunnen grotere cellen gebruikt hebben, waar kleine afwijkingen minder snel merkbaar zijn. Mochten deze claims daadwerkelijk gehaald worden is het een knappe prestatie.

 

 

Toshiba's 64-laags 3D NAND QLC-chip.

« Vorig bericht Volgend bericht »
0
*