Alle taken een eigen chip!

20 reacties
Inhoudsopgave
  1. 1. Inleiding
  2. 2. Torrenza
  3. 3. Geneseo
  4. 20 reacties

Torrenza

AMD doet als eerste een stap in de goede richting en kondigde eerder dit jaar het zogenaamde Torrenza-platform aan. Dankzij deze technologie wil men het gebruik van de CPU-socket in een multi-processor open stellen voor andere soorten chips. Concreet betekent dit dat je in de toekomst bij een multi-processor systeem bijvoorbeeld slechts één socket voorziet van een daadwerkelijke processor en de overige sockets kan voorzien van co-processors die aansluiten bij jouw gebruiksdoel van de machine. Een GPU in een processorsocket is een voor de hand liggend voorbeeld, maar in feite is het Torrenza-platform geschikt voor alle soorten co-processors.

De technologie die AMD nu al gebruikt voor de Athlon 64 en Opteron processors is al zeer geschikt voor de toekomstplannen en zorgt ervoor dat AMD het Torrenza-platform snel van de grond kan krijgen. De belangrijkste factor is de HyperTransport bus die AMD gebruikt als vervanger van de conventionele frontside bus. HyperTransport is een pijlsnelle interface, die ervoor zorgt dat twee chips bijzonder snel en efficiënt met elkaar kunnen communiceren. In een normaal Athlon 64 systeem dient HyperTransport als een echte vervanger van de frontside bus, maar in multi-processor Opteron systemen zie je pas echt de voordelen. Waar bij Intel vanuit één centraal punt, de chipset, er één of meer bussen naar de verschillende processors gaan, zijn bij een multi-processor Opteron alle processors onderling verbonden met HyperTransport-verbindingen. Dat betekent dat elk van de processors direct met elkaar kunnen communiceren zonder dat dit via een centraal punt hoeft te gaan en zonder dat de andere processors binnen het systeem erbij betrokken worden. Deze snelle één-op-één communicatie zorgt er nu al voor dat meerdere Opteron processors snel kunnen samenwerken, maar kan er dus in de toekomst voor zorgen dat een processor en co-processor met een zo laag mogelijke latency met elkaar kunnen werken.

Een ander voordeel van de AMD architectuur is de geïntegreerde geheugencontroller binnen de processor, waardoor elke socket met zijn eigen geheugen in verbinding staat. Ook daar kunnen co-processors dankbaar gebruik van maken. Het mooie van de HyperTransport architectuur is echter dat de verschillende chips indien nodig ook zeer snel van elkaars geheugen gebruik kunnen maken; bijvoorbeeld wanneer het eigen geheugen niet toereikend is of wanneer er data onderling gedeeld moet worden. Bij een traditionele systeemarchitectuur wordt het geheugen aangestuurd vanuit de centrale chipset en is er dus sowieso een extra vertraging vanwege de tussenliggende chip en moeten processors soms op hun beurt wachten om van het geheugen gebruik te kunnen maken.

torrenza__openingsfoto_250

AMD's plannen

Voor Torrenza gaat AMD gebruik maken van de volgende generatie HyperTransport technologie die tot 5.2 Gigatransfers per seconde mogelijk maakt. De reacties van de markt zijn positief: ondermeer Dell, Cray, Fujitsu-Siemens, IBM, Sun en HP hebben inmiddels bekend gemaakt producten op basis van Torrenza-technologie te zullen maken. Opvallend is wel dat dit voornamelijk systeembouwers en geen chipfabrikanten zijn. Ook de overname van ATI door AMD zal een positieve bijdrage hebben aan de Torrenza-plannen. Met ATI heeft AMD immers in één klap alle denkbare technologie op het gebied van 3D en video in huis. Op die manier kan AMD zelf de eerste zinnige co-processors voor het Torrenza-platform op de markt brengen. Andere toepassingen waarvoor men Torrenza in eerste instantie wil gaan inzetten, zijn speciale co-processors voor zaken als VoIP, XML en Java.

AMD geeft ook duidelijk aan dat men in de toekomst nog wel een stap verder wil gaan. Mocht een bepaalde functionaliteit binnen het Torrenza-platform flink aanslaan dan wil men deze in de toekomst eventueel direct in de CPU gaan onderbrengen. Waar de 3D-chips dus eerst een plekje als co-processor in een CPU-socket zal moeten werven, laat AMD nu al doorschemeren dat men plannen ontwikkelt voor processors met een geïntegreerde GPU. In eerste instantie kan het dan nog gaan om twee chips binnen één verpakking, maar in een later stadium ook over één grote multi-functionele chip.

Advertentie
0

Hardware Info maakt gebruik van cookies

Hardware Info plaatst functionele en analytische cookies voor het functioneren van de website en het verbeteren van de website-ervaring. Deze cookies zijn noodzakelijk. Om op Hardware Info relevantere advertenties te tonen en om ingesloten content van derden te tonen (bijvoorbeeld video's), vragen we je toestemming. Via ingesloten content kunnen derde partijen diensten leveren en verbeteren, bezoekersstatistieken bijhouden, gepersonaliseerde content tonen, gerichte advertenties tonen en gebruikersprofielen opbouwen. Hiervoor worden apparaatgegevens, IP-adres, geolocatie en surfgedrag vastgelegd.

Meer informatie vind je in ons cookiebeleid.

Toestemming beheren

Hieronder kun je per doeleinde of partij toestemming geven of intrekken. Meer informatie vind je in ons cookiebeleid.

Functioneel en analytisch

Deze cookies zijn noodzakelijk voor het functioneren van de website en het verbeteren van de website-ervaring. Klik op het informatie-icoon voor meer informatie.

janee

    Relevantere advertenties

    Dit beperkt het aantal keer dat dezelfde advertentie getoond wordt (frequency capping) en maakt het mogelijk om binnen Hardware Info contextuele advertenties te tonen op basis van pagina's die je hebt bezocht.

    janee

    Hardware Info genereert een willekeurige unieke code als identifier. Deze data wordt niet gedeeld met adverteerders of andere derde partijen en je kunt niet buiten Hardware Info gevolgd worden. Deze data wordt maximaal 2 weken bewaard. Je kunt deze toestemming te allen tijde intrekken.

    Ingesloten content van derden

    Deze cookies kunnen door derde partijen geplaatst worden via ingesloten content. Klik op het informatie-icoon voor meer informatie over de verwerkingsdoeleinden.

    janee