Beste bezoeker. Je ziet deze tekst omdat een adblocker, plugin of andere software onze advertenties blokkeert. Hardware.Info publiceert jaarlijks gratis duizenden nieuwsberichten en honderden artikelen op basis van duizenden testresultaten. Dat is alleen maar mogelijk dankzij de inkomsten uit advertenties. Vandaar: white-list onze site als je deze nuttig vindt. Klik hier voor meer info.

AMD geeft uitleg gewijzigde telling transistors

Door , , views: 3.711, bron: Brightsideofnews


In onze review van de AMD A10 'Trinity' APU schreven we al dat de LIano-chip met een oppervlak van 228 mm2 1,18 miljard transistors bevat en de Trinity met een oppervlak van 246 mm2 ongeveer 1,3 miljard transistors heeft. Deze berekening van het aantal transistors verliep niet zonder problemen, want eerder gaf AMD nog een hoger aantal door.

AMD heeft nu bijna zes maanden later de reden van de rectificatie bekend gemaakt. AMD heeft besloten om in 2012 de telling namelijk te vernieuwen. Het grootste verschil is dat AMD in het verleden het aantal transistors telde met daarbij opgeteld het aantal decoupling capacitors. Met de ontwikkeling van multiple gate field-effect transistor (MuGFET) krijgt een transistor echter meerdere gates die gecontroleerd worden door een enkele elektrode. AMD en andere bedrijven zoals IBM en Motorola gebruiken de term FinFET, terwijl Intel een soortgelijke techniek gebruik voor haar tri-gate transistors.

Hierom heeft AMD en zal AMD voortaan alleen nog maar het aantal FinFET transistors tellen en niet meer de decoupling capacitors. AMD gaf in eerste instantie op dat de LIano APU 1,45 miljard transistors bevatte, waarbij er volgens de herziene telling eigenlijk 1,18 miljard transistors zijn en het verschil wordt verklaard door de 280 miljoen decoupling capacitors. Op soortgelijke manier heeft de Trinity APU met 1,3 miljard transistors nog ongeveer 400 miljoen decoupling capacitors.


Hardware.Info maakt gebruik van cookies. Bekijk ons cookiebeleid.